My first Magazine Dell laptop schematic diagram | Page 5
5
4
3
2
+1.8V
+1.8V
V_DDR_MCH_REF
10 DDR_A_DQS#[0..7]
+1.8V
DDR_A_D16
DDR_A_D17
2
DDR_A_DQS#2
DDR_A_DQS2
1
2
1
Z
2
1
0
2
1
2
1
2
1
2
1
DDR_A_D18
DDR_A_D19
2
DDR_A_D29
DDR_A_D24
DDR_A_DM3
DDR_A_D26
DDR_A_D27
DDR_CKE0_DIMMA
9 DDR_CKE0_DIMMA
C
10
Layout Note:
Place one cap close to every 2 pullup
resistors terminated to +0.9VS
DDR_A_BS#2
DDR_A_BS#2
DDR_A_MA12
DDR_A_MA9
DDR_A_MA8
DDR_A_MA5
DDR_A_MA3
DDR_A_MA1
DDR_A_MA10
DDR_A_BS#0
DDR_A_WE#
DDR_A_CAS#
DDR_CS1_DIMMA#
10 DDR_A_CAS#
9 DDR_CS1_DIMMA#
1
2
1
2
M_ODT1
M_ODT1
DDR_A_D37
DDR_A_D36
1
DDR_A_DQS#4
DDR_A_DQS4
2
2
2
1
2
1
2
1
2
1
2
1
2
1
2
1
2
1
1
2
1
9
DDR_A_D35
DDR_A_D34
DDR_A_D40
DDR_A_D44
B
DDR_A_DM5
+0.9VS
DDR_A_MA5
DDR_A_MA8 RP18
1
2
DDR_A_MA3
DDR_A_MA1 RP14 56_0404_4P2R_5% RP21 56_0404_4P2R_5%
1
4
4
1 DDR_A_MA11
2
3
3
2 DDR_A_MA7
4
3
RP26 56_0404_4P2R_5%
4
1 DDR_CKE0_DIMMA
3
2 DDR_A_BS#2
w
w
56_0404_4P2R_5% RP22 56_0404_4P2R_5%
DDR_A_RAS#
1
4
4
1 DDR_A_MA12
DDR_CS0_DIMMA# 2
3
3
2 DDR_A_MA9
RP9
DDR_A_MA10
DDR_A_BS#0
RP10 56_0404_4P2R_5% RP17 56_0404_4P2R_5%
1
4
4
1 DDR_A_MA2
2
3
3
2 DDR_A_MA4
RP6
DDR_A_WE#
DDR_A_CAS#
A
1
2
56_0404_4P2R_5% RP13 56_0404_4P2R_5%
4
4
1 DDR_A_MA0
3
3
2 DDR_A_BS#1
RP2 56_0404_4P2R_5% RP4
DDR_CS1_DIMMA# 2
3
4
M_ODT1
1
4
3
p
l . a
Layout Note:
Place these resistor
closely JP41,all
trace length Max=1.5"
w
DDR_A_D49
DDR_A_D48
DDR_A_DQS#6
DDR_A_DQS6
DDR_A_D54
DDR_A_D50
DDR_A_D61
DDR_A_D60
DDR_A_DM7
DDR_A_D59
DDR_A_D58
CLK_SMBDATA
CLK_SMBCLK
+3VS
C39
0.1U_0402_16V4Z
56_0404_4P2R_5% RP25 56_0404_4P2R_5%
4
1 DDR_A_MA6
3
2 DDR_CKE1_DIMMA
5
DDR_A_D41
DDR_A_D46
8,13 CLK_SMBDATA
8,13 CLK_SMBCLK
56_0404_4P2R_5%
1 M_ODT0
2 DDR_A_MA13
VSS
DQ16
DQ17
VSS
DQS2#
DQS2
VSS
DQ18
DQ19
VSS
DQ24
DQ25
VSS
DM3
NC
VSS
DQ26
DQ27
VSS
CKE0
VDD
NC
BA2
VDD
A12
A9
A8
VDD
A5
A3
A1
VDD
A10/A P
BA0
WE#
VDD
CAS#
NC/S1#
VDD
NC/ODT1
VSS
DQ32
DQ33
VSS
DQS4#
DQS4
VSS
DQ34
DQ35
VSS
DQ40
DQ41
VSS
DM5
VSS
DQ42
DQ43
VSS
DQ48
DQ49
VSS
NC,TEST
VSS
DQS6#
DQS6
VSS
DQ50
DQ51
VSS
DQ56
DQ57
VSS
DM7
VSS
DQ58
DQ59
VSS
SDA
SCL
VDDSPD
1 1
2 2
C42
2.2U_0603_6.3V6K
VSS
DQ20
DQ21
VSS
NC
DM2
VSS
DQ22
DQ23
VSS
DQ28
DQ29
VSS
DQS3#
DQS3
VSS
DQ30
DQ31
VSS
NC/CKE1
VDD
NC/A15
NC/A14
VDD
A11
A7
A6
VDD
A4
A2
A0
VDD
BA1
RAS#
S0#
VDD
ODT0
NC/A13
VDD
NC
VSS
DQ36
DQ37
VSS
DM4
VSS
DQ38
DQ39
VSS
DQ44
DQ45
VSS
DQS5#
DQS5
VSS
DQ46
DQ47
VSS
DQ52
DQ53
VSS
CK1
CK1#
VSS
DM6
VSS
DQ54
DQ55
VSS
DQ60
DQ61
VSS
DQS7#
DQS7
VSS
DQ62
DQ63
VSS
SAO
SA1
P-TWO_A5692C-A0G16
SO-DIMM A
REVERSE
Top side
4
42
44
46
48
50
52
54
56
58
60
62
64
66
68
70
72
74
76
78
80
82
84
86
88
90
92
94
96
98
100
102
104
106
108
110
112
114
116
118
120
122
124
126
128
130
132
134
136
138
140
142
144
146
148
150
152
154
156
158
160
162
164
166
168
170
172
174
176
178
180
182
184
186
188
190
192
194
196
198
200
+1.8V
2
c
.
s
2
1
R113
DDR_A_D13
DDR_A_D12
M_CLK_DDR0
M_CLK_DDR#0
M_CLK_DDR0 9
M_CLK_DDR#0 9
DDR_A_D11
DDR_A_D10
R89
DDR_A_D28
DDR_A_D25
DDR_A_D31
DDR_A_D30
DDR_CKE1_DIMMA
DDR_A_MA11
DDR_A_MA7
DDR_A_MA6
2
i t c
1
0_0402_5%
a
DDR_A_D23
DDR_A_D22
DDR_A_DQS#3
DDR_A_DQS3
@
2
R114
D
@ 100_0402_1%
Close to connect
DDR_A_D20
DDR_A_D21
DDR_A_DM2
1
C156
@ 100_0402_1%
V_DDR_MCH_REF
DDR_A_DM1
m
e
h
c
s
-
p
to
10 DDR_A_BS#0
10 DDR_A_WE#
+0.9VS
41
43
45
47
49
51
53
55
57
59
61
63
65
67
69
71
73
75
77
79
81
83
85
87
89
91
93
95
97
99
101
103
105
107
109
111
113
115
117
119
121
123
125
127
129
131
133
135
137
139
141
143
145
147
149
151
153
155
157
159
161
163
165
167
169
171
173
175
177
179
181
183
185
187
189
191
193
195
197
199
DDR_A_D5
DDR_A_D7
1
DDR_A_DQS#1
DDR_A_DQS1
DDR_A_D9
DDR_A_D15
2
m
o
8,9
DDR_A_D8
DDR_A_D14
Layout Note:
Place near JP41
DDR_A_DM0
DDR_CKE1_DIMMA 9
PM_EXTTS#0 8,9
C
DDR_A_MA4
DDR_A_MA2
DDR_A_MA0
DDR_A_BS#1
DDR_A_RAS#
DDR_CS0_DIMMA#
M_ODT0
DDR_A_MA13
DDR_A_BS#1 10
DDR_A_RAS# 10
DDR_CS0_DIMMA# 9
M_ODT0
9
DDR_A_D32
DDR_A_D33
DDR_A_DM4
DDR_A_D39
DDR_A_D38
DDR_A_D45
DDR_A_D43
B
DDR_A_DQS#5
DDR_A_DQS5
DDR_A_D47
DDR_A_D42
DDR_A_D52
DDR_A_D53
M_CLK_DDR1
M_CLK_DDR#1
M_CLK_DDR1 9
M_CLK_DDR#1 9
DDR_A_DM6
DDR_A_D51
DDR_A_D55
DDR_A_D57
DDR_A_D56
DDR_A_DQS#7
DDR_A_DQS7
DDR_A_D62
DDR_A_D63
10K_0402_5%
D
DDR_A_D6
DDR_A_D0
1
DDR_A_D2
DDR_A_D3
2
4
6
8
10
12
14
16
18
20
22
24
26
28
30
32
34
36
38
40
DDR_A_DQS#0
DDR_A_DQS0
10 DDR_A_MA[0..13]
VSS
DQ4
DQ5
VSS
DM0
VSS
DQ6
DQ7
VSS
DQ12
DQ13
VSS
DM1
VSS
CK0
CK0#
VSS
DQ14
DQ15
VSS
DDR_A_D4
DDR_A_D1
VREF
VSS
DQ0
DQ1
VSS
DQS0#
DQS0
VSS
DQ2
DQ3
VSS
DQ8
DQ9
VSS
DQS1#
DQS1
VSS
DQ10
DQ11
VSS
1
3
5
7
9
11
13
15
17
19
21
23
25
27
29
31
33
35
37
39
10 DDR_A_DM[0..7]
10 DDR_A_DQS[0..7]
1
V_DDR_MCH_REF
JDIM1
10 DDR_A_D[0..63]
1
1
Close to VREF pins of SO-DIMM
A